音响论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 37|回复: 0
打印 上一主题 下一主题

CDCLVD1216RGZR 低抖动 2 路输入可选 1:16 通用至 LVDS 缓冲器

[复制链接]

652

主题

661

帖子

4968

积分

论坛元老

Rank: 8Rank: 8Rank: 8Rank: 8

积分
4968
QQ
跳转到指定楼层
楼主
 楼主| 发表于 前天 11:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
CDCLVD1216RGZR    低抖动 2 路输入可选 1:16 通用至 LVDS 缓冲器


产品型号:CDCLVD1216RGZR

产品品牌:TI/德州仪器

产品封装:VQFN48

产品功能:时钟缓冲器


CDCLVD1216RGZR特征

●2:16 差分缓冲器
●低附加抖动:<300 飞秒均方根值(10 千赫兹至 20 兆赫兹)
●输出偏斜低至 55 皮秒(最大值)
●通用输入,支持 LVDS、LVPECL、LVCMOS
●通过控制引脚选择时钟输入
●16 路 LVDS 输出,符合 ANSI EIA/TIA - 644A 标准
●时钟频率高达 800 兆赫兹
●器件电源电压为 2.375 - 2.625 伏
●提供 LVDS 参考电压 VAC_REF,适用于电容耦合输入
●工业温度范围:-40°C 至 85°C
●采用 7 毫米×7 毫米 48 引脚 QFN(RGZ)封装
●静电放电保护超过 3 千伏人体模型(HBM)、1 千伏充电器件模型(CDM)


CDCLVD1216RGZR说明

CDCLVD1216时钟缓冲器可将两个可选时钟输入(IN0、IN1)中的一个分配至16对差分LVDS时钟输出(OUT0至OUT15),以实现时钟分配的最小偏移。该器件可通过输入多路复用器接受两个时钟源,输入类型可为LVDS、LVPECL或LVCMOS。
CDCLVD1216专为驱动50Ω传输线设计。若以单端模式驱动输入,需在未使用的负输入引脚施加适当的偏置电压(VAC_REF)。
IN_SEL引脚用于选择路由至输出的输入信号。若该引脚悬空,则输出将被禁用(静态模式)。该器件支持故障安全功能,内置输入迟滞电路,可防止输入信号缺失时输出发生随机振荡。
该器件工作于2.5V电源环境,工作温度范围为-40°C至85°C(环境温度),采用小型48引脚、7mm×7mm QFN封装。


分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

Archiver|手机版|音响贵族网 ( 粤ICP备17116076号

GMT+8, 2025-4-4 04:00

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表